Intel bereitet sich darauf vor, seine Arrow Lake-Architektur bis Ende dieses Jahres in den Markt einzuführen. Diesmal betreibt der Hersteller von CPUs enormen Aufwand, um alle erforderlichen Schritte störungsfrei in die Tat umzusetzen. Mitbewerber AMD werkelt fleißig an der Zen5-Architektur, und die beiden führenden Unternehmen für Prozessortechnik marschieren derzeit im Gleichschritt von Meilenstein zu Meilenstein. Wer am Ende früher mit seinen neuen Produkten den Markt bereichert, könnte die entscheidende Nase vorn haben, wenn es auf das Jahresende zu geht.
Arrow Lake wird die erste Client-Architektur von Intel seit Jahren sein, die von oben bis unten eine vollständig neue CPU- und GPU-Architektur bietet. Die Serie nach dem Start von Meteor Lake, die mit neuen GPU-Kernen namens Xe-LPG einherging, wird diese Architektur ebenfalls mit einigen Varianten namens LPG+ unterstützen. Es stellt sich jedoch heraus, dass dieses Plus nicht für alle Arrow Lake-Produkte gelten wird.
Wie von Coelacanth's Dream berichtet, wird nur der Arrow Lake-H LPG+ verwenden, während die Desktop-Varianten mit dem Namen ARL-S (Arrow Lake-S) stattdessen Xe-LPG erhalten. Intel hat folgende Änderungen am Code des "C for Metal Compiler (cm-compiler)" vorgestellt:
Xe-LPG+ nur für mobile Arrow Lake Varianten, Quelle: Github
Wie von einem Intel-Ingenieur erklärt, werden nur einige SKUs Xe-LPG+ mit der von Intel als GFX-Version 12.74 aufgeführten Version verwenden. Diese Unterscheidung erfordert von Intel separate PCI-Geräte-IDs in der Software aufzulisten, um korrekt anzuzeigen, welche Version unterstützt wird.
„Einige SKUs von Arrow Lake verwenden eine leicht neuere Xe_LPG+ Graphics IP (Version 12.74). Fügen Sie einige zusätzliche PCI-IDs hinzu und erweitern Sie den Code, um diese neuere IP-Version zu unterstützen. Der allgemeine Code-Fluss sollte weiterhin den vorhandenen MTL- und Xe_LPG-Codepfaden entsprechen“. — Haridhar Kalvala, Intel-Ingenieur.
Was Gerüchte und Leaks betrifft, soll Xe-LPG+ DPAS (Dot Product Accumulate Systolic) Anweisungen unterstützen. Diese Anweisung wird bereits von der Xe-HPG-Architektur verwendet, war jedoch in der LPG-Variante deaktiviert. Ihr Zweck besteht darin, FP16, BF16, IN4 und INT4 Multiplikationen mit 16 oder 32 Bits zu unterstützen. Dies bedeutet, dass die GPU durch den XMX-Kern viel mehr Operationen pro Takt ausführen kann. Intel hat diese Anweisung im Xe-HPG-Überblick hier detailliert beschrieben. Intel Arrow Lake-S soll noch in diesem Jahr starten, und die mobilen Arrow Lake-H- und die energiesparenden Lunar Lake-MX-Serien sollen bald darauf folgen.